Circuit de repliement de signal, et cellule d'interpolation serie convertisseur analogique-numerique utilisant un tel circuit

Abstract

La présente invention concerne un circuit de repliement de signal, utilisable notamment pour réaliser une cellule d'interpolation série d'un convertisseur analogique-numérique à interpolation.Le circuit comporte deux paires de branches différentielles (Q1, Q2, Q1 b, Q2b) alimentées par une même source de courant (41) reliée à une première borne d'alimentation (42), chaque paire comportant deux transistors, les transistors (Q1, Q2b) d'une paire étant en parallèle sur les transistors de l'autre paire (Q2, Q1b). Chaque groupe de deux transistors en parallèle est relié par une résistance commune respective (R, Rb ) à une deuxième borne d'alimentation (43), les deux sorties du circuit de repliement (V11 , V11b ) étant les collecteurs réunis des deux groupes de transistors en parallèle.L'invention s'applique notamment à des convertisseurs dont l'architecture comporte une partie dite d'interpolation série et qui nécessitent une grande précision.

Claims

Description

Topics

    Download Full PDF Version (Non-Commercial Use)

    Patent Citations (3)

      Publication numberPublication dateAssigneeTitle
      EP-0600788-A1June 08, 1994Thomson-Csf Semiconducteurs SpecifiquesConvertisseur analogique numérique
      JP-H07210615-AAugust 11, 1995Tara Tec:Kk, 株式会社テラテックAnalog summing multiplier
      WO-9208288-A1May 14, 1992Signal Processing Technologies, Inc.Convertisseur analogique-numerique avec circuits d'interpolation a double pliage

    NO-Patent Citations (1)

      Title
      PATENT ABSTRACTS OF JAPAN vol. 1995, no. 11 26 December 1995 (1995-12-26)

    Cited By (0)

      Publication numberPublication dateAssigneeTitle